设计规范! pcb线路板的一些布线规则,如下如示。

布线与布局 , 一般情况下,将高频的部分设在接口部分,以减少布线长度。同时还要考虑到高/低频部分地平面的分割问题, 常采用将二者的地分割,再在接口处单点相接。

于导通孔密集的区域,要注意避免在电源和地层的挖空区域相互连接,形成对平面层的分割,从而破坏平面 的完整性,并进而导致信号线在地层的回路面积增大 ,

源层投影不重叠准则:两层板以上(含)的PCB板,不同电源层在空间上要避免重叠,主要是为了减少不同 源之间的干扰,特别是一些电压相差很大的电源之间,电源平面的重叠问题一定要设法避免,难以避免时可虑中间隔地层。

规则:为减少线间窜扰,应保证线间距足够大,当线中心距不少于3倍线宽时,则可保持70%的电场不互相干扰, 要达到98%的电场不互相干扰,可使用10W规则。

准则:以一个H(电源和地之间的介质厚度)为单位,若内缩20H则可以将70%的电场限制在接地边沿内,缩 1000H则可以将98%的电场限制在内。

五准则:印制板层数选择规则,即时钟频率到5MHZ或脉冲上升时间小于5ns,则PCB板须采用多层板,如采用层板,最好将印制板的一面做为一个完整的地平面 ,

混合信号PCB分区准则:

1将PCB分区为独立的模拟部分和数字部分;

2将A/D转换器跨分区放置;

3不要地进行分割,在电路板的模拟部分和数字部分下面设统一地;

4在电路板的所有层中,数字信号只能在电路板数字部分布线,模拟信号只能在电路板的模拟部分布线;

5实现模拟电源和数字电源分割;

6布线不能跨越分电源面之间的间隙;

7必须跨越分割电源之间间隙的信号线要位于紧邻大面积地的布线层上;

8分析返回地电 实际流过的路径和方式 , 层板是较好的板级EMC防护设计措施,推荐优选。

号电路与电源电路各自独立的接地线,最后在一点公共接地,二者不宜有公用的接地线。

号回流地线用独立的低阻抗接地回路,不可用底盘或结构架件作回路。 中短波工作的设备与大地连接时,接地线<1/4λ;如无法达到要求,接地线也不能为1/4λ的奇数倍。

布线与布局隔离准则:强弱电流隔离、大小电压隔离,高低频率隔离、输入输出隔离、数字模拟隔离、输入输出离,分界标准为相差一个数量级。

隔离方法包括:空间远离、地线隔开。 振要尽量靠近IC,且布线要较粗。 振外壳接地 , 模拟和数字电路分别拥有自己的电源和地线通路,在可能的情况下,应尽量加宽这两部分电路的电源与地线 采用分开的电源层与接地层,以便减小电源与地线回路的阻抗,减小任何可能在电源与地线回路中的干扰电。

独工作的PCB的模拟地和数字地可在系统接地点附近单点汇接,如电源电压一致,模拟和数字电路的源在电源入口单点汇接,如电源电压不一致,在两电源较近处并一1~2nf的电容,给两电源间的信号返回电提供通路。

果PCB是插在母板上的,则母板的模拟和数字电路的电源和地也要分开,模拟地和数字地在母板的接处接地,电源在系统接地点附近单点汇接,如电源电压一致,模拟和数字电路的电源在电源入口单点汇接,电源电压不一致,在两电源较近处并一1~2nf的电容,给两电源间的信号返回电流提供通路 , 高速、中速和低速数字电路混用时,在印制板上要给它们分配不同的布局区域。

低电平模拟电路和数字逻辑电路要尽可能地分离。 层印制板设计时电源平面应靠近接地平面,并且安排在接地平面之下。 层印制板设计时布线层应安排与整块金属平面相邻。

层印制板设计时把数字电路和模拟电路分开,有条件时将数字电路和模拟电路安排在不同层内。如果一要安排在同层,可采用开沟、加接地线条、分隔等方法补救。模拟的和数字的地、电源都要分开,不能混用。

钟电路和高频电路是主要的干扰和辐射源,一定要单独安排、远离敏感电路。 意长线传输过程中的波形畸变。

小干扰源和敏感电路的环路面积,最好的办法是使用双绞线和屏蔽线,让信号线与接地线(或载流回路)绞在一起,以便使信号与接地线(或载流回路)之间的距离最近。

大线间的距离,使得干扰源与受感应的线路之间的互感尽可能地小。 有可能,使得干扰源的线路与受感应的线路呈直角(或接近直角)布线,这样可大大降低两线路间的耦。 大线路间的距离是减小电容耦合的最好办法。

正式布线之前,首要的一点是将线路分类。主要的分类方法是按功率电平来进行,以每30dB功率电平成若干组。 同分类的导线应分别捆扎,分开敷设。对相邻类的导线,在采取屏蔽或扭绞等措施后也可归在一起。

分敷设的线束间的最小距离是50~75mm。 阻布局时,放大器、上下拉和稳压整流电路的增益控制电阻、偏置电阻(上下拉)要尽可能靠近放大器、源器件及其电源和地以减轻其去耦效应(改善瞬态响应时间)。

路电容靠近电源输入处放置 , 耦电容置于电源输入处。尽可能靠近每个IC。

基本特性

阻抗:由铜和横切面面积的质量决定。

具体为:1盎司0.49毫欧/单位面积

容:C=EoErA/h,

Eo:自由空间介电常数,

Er:PCB基体介电常数,

A:电流到达的范围,h:走线间距 感:平均分布在布线中,约为1nH/m 司铜线来讲,在0.25mm(10mil)厚的FR4碾压下,位于地线层上方的)0.5mm宽,20mm长的线能产生9.8欧的阻抗,20nH的电感及与地之间1.66pF的耦合电容。

布线基本方针:增大走线间距以减少电容耦合的串扰;平行布设电源线和地线以使PCB电容达到最;将敏感高频线路布设在远离高噪声电源线的位置;加宽电源线和地线以减少电源线和地线的阻抗。

割:采用物理上的分割来减少不同类型信号线之间的耦合,尤其是电源与地线。

部去耦:对于局部电源和IC进行去耦,在电源输入口与PCB之间用大容量旁路电容进行低频脉动滤波满足突发功率要求,在每个IC的电源与地之间采用去耦电容,这些去耦电容要尽可能接近引脚。

线分离:将PCB同一层内相邻线路之间的串扰和噪声耦合最小化。采用3W规范处理关键信号通路。

护与分流线路:对关键信号采用两面地线保护的措施,并保证保护线路两端都要接地。

层PCB:地线至少保持1.5mm宽,跳线和地线宽度的改变应保持最低。

层PCB:优先使用地格栅/点阵布线,宽度保持1.5mm以上。或者把地放在一边,信号电源放在另一。

护环:用地线围成一个环形,将保护逻辑围起来进行隔离。

电容:多层板上由于电源面和地面绝缘薄层产生了PCB电容。

其优点是据有非常高的频率响应和均的分布在整个面或整条线上的低串连电感。等效于一个均匀分布在整板上的去耦电容。

速电路和低速电路:高速电路要使其接近接地面,低速电路要使其接近于电源面。

的铜填充:铜填充必须确保接地。 邻层的走线方向成正交结构,避免将不同的信号线在相邻层走成同一方向,以减少不必要的层间窜扰;当由于板结限制(如某些背板)难以避免出现该情况,特别是信号速率较高时,应考虑用地平面隔离各布线层,用地信号线隔各信号线。

不允许出现一端浮空的布线,为避免“天线效应。

阻抗匹配检查规则:同一网格的布线宽度应保持一致,线宽的变化会造成线路特性阻抗的不均匀,当传输的速度 高时会产生反射,在设计中应避免这种情况。

在某些条件下,可能无法避免线宽的变化,应该尽量减少中间不一致 分的有效长度。 防止信号线在不同层间形成自环,自环将引起辐射干扰 .

短线规则:布线尽量短,特别是重要信号线,如时钟线,务必将其振荡器放在离器件很近的地方

倒角规则:PCB设计中应避免产生锐角和直角,产生不必要的辐射,同时工艺性能也不好,所有线与线的夹角应 于135度 滤波电容焊盘到连接盘的线线应采用0.3mm的粗线连接,互连长度应≤1.27mm。

辐射型信号排列:避免用于高速和敏感线路,保持信号路径宽度不变,经过电源面和地面的过孔不要太密集

地线环路面积:保持信号路径和它的地返回线紧靠在一起将有助于最小化地环. 一般将时钟电路布置在PCB板接受中心位置或一个接地良好的位置,使时钟尽量靠近微处理器,并保持引线尽 能短,同时将石英晶体振荡只有外壳接地. 为进一步增强时钟电路的可靠性,可用地线找时钟区圈起隔离起来,在晶体振荡器下面加大接地的面积,

避免布 他信号线. 件布局的原则是将模拟电路部分与数字电路部分分工、将高速电路和低速电路分工,将大功率电路与小信号电 分工,将噪声元件与非噪声元件分工,同时尽量缩短元件之间的引线,使相互间的干扰耦合达到最小。 电路板按功能进行分区,各分区电路地线相互并联,一点接地。

当电路板上有多个电路单元时,应使各单元有 立的地线回各,各单元集中一点与公共地相连,单面板和双面板用单点接电源和单点接地。 重要的信号线尽量短和粗,并在两侧加上保护地,信号需要引出时通过扁平电缆引出,并使用“地线—信号—地线” 间隔的形式. 接口电路及功率驱动电路尽量靠近印刷板边缘。

除时钟电路此,对噪声敏感的器件及电路下面也尽量避免走线. 当印刷电路板期有PCI、ISA等高速数据接口时,需注意在电路板上按信号频率渐进布局,即从插槽接口部位开始次布高频电路、中等频率电路和低频电路 ,使易产生干扰的电路远离该数据接口。

强信号与弱信号的地线要单独安排,分别与地网只有一点相连. 一般设备中至少要有三个分开的地线:一条是低电平电路地线(称为信号地线),一条是继电器、电动机和高电 电路地线(称为干扰地线或噪声地线);另一条是设备使用交流电源时,则电源的安全地线应和机壳地线相连,机 与插箱之间绝缘,但两者在一点相同,最后将所有的地线汇集一点接地。断电器电路在最大电流点单点接地。

时,一点接地;f>10MHz时,多点接地;1MHz<f<10MHz时,若地线长度<1/20λ,则一点接地,否则多 接地 避免地环路准则:电源线应靠近地线平行布线。

散热器要与单板内电源地或屏蔽地或保护地连接(优先连接屏蔽地或保护地),以降低辐射干扰 数字地与模拟地分开,地线加宽. 对高速、中速和低速混用时,注意不同的布局区域。 专用零伏线,电源线的走线宽度≥1mm。

电源线和地线尽可能靠近,整块印刷板上的电源与地要呈“井”字形分布,以便使分布线电流达到均衡。

尽可能有使干扰源线路与受感应线路呈直角布线。 按功率分类,不同分类的导线应分别捆扎,分开敷设的线束间距离应为50~75mm。 在要求高的场合要为内导体提供360°的完整包裹,并用同轴接头来保证电场屏蔽的完整性。

多层板:电源层和地层要相邻。高速信号应临近接地面,非关键信号则布放为靠近电源面

电源:当电路需要多个电源供给时,用接地分离每个电源。

过孔:高速信号时,过孔产生1-4nH的电感和0.3-0.8pF的电容。因此,高速通道的过孔要尽可能最小。确保 速平行线的过孔数一致。

短截线:避免在高频和敏感的信号线路使用短截线。

星形信号排列:避免用于高速和敏感信号线路。

信号在印刷线路上的引线越短越好,最长不宜超过25cm,而且过孔数目也应尽量少。 在信号线需要转折时,使用45度或圆弧折线布线,避免使用90度折线,以减小高频信号的反射。 布线时避免90度折线,减少高频噪声发射。

注意晶振布线。晶振与单片机引脚尽量靠近,用地线把时钟区隔离 起来,晶振外壳接地并固定。 电路板合理分区,如强、弱信号,数字、模拟信号。

尽可能把干扰源(如电机,继电器)与敏感元件(如单片机) 离用地线把数字区与模拟区隔离,数字地与模拟地要分离,最后在一 点接于电源地。

A/D、D/A芯片布线也以此 原则,厂家分配A/D、D/A芯片 引脚排列时已考虑此要求。 单片机和大功率器件的地线要单独接地,以减小相互干扰。

大功率器件尽可能放在电路板边缘。 布线时尽量减少回路环的面积,以降低感应噪声。

布线时,电源线和地线要尽量粗。除减小压降外,更重要的是降低耦合噪声. 器件尽量直接焊在电路板上,少用IC座。

考点一般应设置在左边和底边的边框线的交点(或延长线的交点)上或印制板的插件上的第一个焊盘。

局推荐使用25mil网格。总的连线尽可能的短,关键信号线最短。 类型的元件应该在X或Y方向上一致。同一类型的有极性分立元件也要力争在X或Y方向上一致,以便于生产和 试。

元件的放置要便于调试和维修,大元件边上不能放置小元件,需要调试的元件周围应有足够的空间。

发热元件应 足够的空间以利于散热。热敏元件应远离发热元件。 列直插元件相互的距离要>2mm。BGA与相临器件距离>5mm。阻容等贴片小元件相互距离>0.7mm。

贴片元件 盘外侧与相临插装元件焊盘外侧要>2mm。压接元件周围5mm内不可以放置插装元器件。

焊接面周围5mm内不 以放置贴装元件成电路的去耦电容应尽量靠近芯片的电源脚,高频最靠近为原则。

使之与电源和地之间形成回路最短。 路电容应均匀分布在集成电路周围。 件布局时,使用同一种电源的元件应考虑尽量放在一起,以便于将来的电源分割。

于阻抗匹配目的的阻容器件的放置,应根据其属性合理布局。 配电容电阻的布局 要分清楚其用法,对于多负载的终端匹配一定要放在信号的最远端进行匹配。

配电阻布局时候要靠近该信号的驱动端,距离一般不超过500mil。 整字符,所有字符不可以上盘,要保证装配以后还可以清晰看到字符信息,所有字符在X或Y方向上应一致。字 、丝印大小要统一。

键信号线优先:电源、模拟小信号、高速信号、时钟信号和同步信号等关键信号优先布线。 路最小规则:即信号线与其回路构成的环面积要尽可能小,环面积要尽可能小,环面积越小,对外的辐射越少,接 外界的干扰也越小。

在双层板设计中,在为电源留下足够空间的情况下,应该将留下的部分用参考地填充,且增加 些必要的过孔,将双面信号有效连接起来,对一些关键信号尽量采用地线隔离,对一些频率较高的设计,需特别考 其他平面信号回路问题,建议采用多层板为宜。

地引线最短准则:尽量缩短并加粗接地引线(尤其高频电路)。

对于在不同电平上工作的电路,不可用长的公共接 线。 部电路如果要与金属外壳相连时,要用单点接地,防止放电电流流过内部电路。

电磁干扰敏感的部件需加屏蔽,使之与能产生电磁干扰的部件或线路相隔离。如果这种线路必须从部件旁经过时, 使用它们成90°交角。

线层应安排与整块金属平面相邻。这样的安排是为了产生通量对消作用。 接地点之间构成许多回路,这些回路的直径(或接地点间距)应小于最高频率波长的1/20。

面或双面板的电源线和地线应尽可能靠近,最好的方法是电源线布在印制板的一面,而地线布在印制板的另一面, 下重合,这会使电源的阻抗为最低。

号走线(特别是高频信号)要尽量短 导体之间的距离要符合电气安全设计规范的规定,电压差不得超过它们之间空气和绝缘介质的击穿电压,否则会产 电弧。

在0.7ns到10ns的时间里,电弧电流会达到几十A,有时甚至会超过100安培。电弧将一直维持直到两个 体接触短路或者电流低到不能维持电弧为止。可能产生尖峰电弧的实例有手或金属物体,设计时注意识别。

靠双面板的位置处增加一个地平面,在最短间距处将该地平面连接到电路上的接地点。 保每个电缆进入点离机箱地的距离在40mm(1.6英寸)以内。 连接器外壳和金属开关外壳都连接到机箱地上。

薄膜键盘周围放置宽的导电保护环,将环的外围连接到金属机箱上,或至少在四个拐角处连接到金属机箱上。不要 该保护环与PCB地连接在一起。

用多层PCB:相对于双面PCB而言,地平面和电源平面以及排列紧密的信号线-地线间距能够减小共模阻抗(com 和感性耦合,使之达到双面PCB的1/10到1/100。尽量地将每一个信号层都紧靠一个电源层或地 层。

于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可使用内层线。

大多数的信号线以 电源和地平面都在内层上,因而类似于具备屏蔽功能的法拉第盒。 可能将所有连接器都放在电路板一侧。 引向机箱外的连接器(容易直接被ESD击中)下方的所有PCB层上,放置宽的机箱地或者多边形填充地,并每隔大 13mm的距离用过孔将它们连接在一起。

装配时,不要在顶层或者底层的安装孔焊盘上涂覆任何焊料。使用具有内嵌垫圈的螺钉来实现PCB与金属机箱/ 蔽层或接地面上支架的紧密接触。 每一层的机箱地和电路地之间,要设置相同的“隔离区”;如果可能,保持间隔距离为0.64mm(0.025英寸)。

路周围设置一个环形地防范ESD干扰:

1在电路板整个四周放上环形地通路;

2所有层的环形地宽度>2.5mm (0.1 寸);

3每隔13mm(0.5英寸)用过孔将环形地连接起来;

4将环形地与多层电路的公共地连接到一起;

5对安装在 属机箱或者屏蔽装置里的双面板来说,应该将环形地与电路公共地连接起来;

6不屏蔽的双面电路则将环形地连接 机箱地,环形地上不涂阻焊剂,以便该环形地可以充当ESD的放电棒,在环形地(所有层)上的某个位置处至少放置 个0.5mm宽(0.020英寸)的间隙,避免形成大的地环路;

7如果电路板不会放入金属机箱或者屏蔽装置中,在电路 的顶层和底层机箱地线上不能涂阻焊剂,这样它们可以作为ESD电弧的放电棒。

电路:

引脚:空置的I/O引脚要连接高阻抗以便减少供电电流。且避免浮动。

引脚:在IRQ引脚要有预防静电释放的措施。比如采用双向二极管、Transorbs或金属氧化变阻器等。

位引脚:复位引脚要有时间延时。以免上电初期MCU即被复位。

荡器:在满足要求情况下,MCU使用的时钟振荡频率越低越好。 时钟电路、校准电路和去耦电路接近MCU放置 能被ESD直接击中的区域,每一个信号线附近都要布一条地线。

受ESD影响的电路,放在PCB中间的区域,减少被触摸的可能性。 号线的长度大于300mm(12英寸)时,一定要平行布一条地线。

装孔的连接准则:可以与电路公共地连接,或者与之隔离。

1金属支架必须和金属屏蔽装置或者机箱一起使用时, 采用一个0Ω电阻实现连接。

2.确定安装孔大小来实现金属或者塑料支架的可靠安装,在安装孔顶层和底层上要采 大焊盘,底层焊盘上不能采用阻焊剂,并确保底层焊盘不采用波峰焊工艺焊接。 保护的信号线和不受保护的信号线禁止并行排列。

位、中断和控制信号线的布线准则:

1采用高频滤波;

2远离输入和输出电路;

3远离电路板边缘。 箱内的电路板不安装在开口位置或者内部接缝处。 静电最敏感的电路板放在最中间,人工不易接触到的部位;将对静电敏感的器件放在电路板最中间,人工不易接触 的部位。

块金属块之间的邦定(binding)

准则:

1固体邦定带优于编织邦定带;

2邦定处不潮湿不积水;

3使用多个导体将 箱内所有电路板的地平面或地网格连接在一起;

4确保邦定点和垫圈的宽度大于5mm。

号滤波腿耦:对每个模拟放大器电源,必需在最接近电路的连接处到放大器之间加去耦电容器。

对数字集成电路, 组加去耦电容器。在马达与发电机的电刷上安装电容器旁路,在每个绕组支路上串联R-C滤波器,在电源入口处 低通滤波等措施抑制干扰。

安装滤波器应尽量靠近被滤波的设备,用短的,加屏蔽的引线作耦合媒介。

所有滤波器 须加屏蔽,输入引线与输出引线之间应隔离。 功能单板对电源的电压波动范围、纹波、噪声、负载调整率等方面的要求予以明确,二次电源经传输到达功能单板 要满足上述要求。

具有辐射源特征的电路装在金属屏蔽内,使其瞬变干扰最小。 电缆入口处增加保护器件 个IC的电源管脚要加旁路电容(一般为104)和平滑电容(10uF~100uF)到地,大面积IC每个角的电源管脚也要 旁路电容和平滑电容。

联硕电路专注HDI板、阻抗、盲埋孔、高TG板、厚铜板、多层板加工制作,深圳多层板PCB生产厂家,13年多层 板生产经验,提供样品/大小批量加工,品质保证!交期稳定!

波器选型的阻抗失配准则:对低阻抗噪声源,滤波器需为高阻抗(大的串联电感);

对高阻抗噪声源,滤波器就需 低阻抗(大的并联电容) 容器外壳、辅助引出端子与正、负极以及电路板间必须完全隔离。

波连接器必须良好接地,金属壳滤波器采用面接地 波连接器的所有针都要滤波 字电路的电磁兼容设计中要考虑的是数字脉冲的上升沿和下降沿所决定的频带宽而不是数字脉冲的重复频率。

方形 字信号的印制板设计带宽定为1/πtr,通常要考虑这个带宽的十倍频 R-S触发器作设备控制按钮与设备电子线路之间配合的缓冲。

低敏感线路的输入阻抗有效减少引入干扰的可能性。 滤波器 在低输出阻抗电源和高阻抗数字电路之间,需要LC滤波器,以保证回路的阻抗匹配。

压校准电路:在输入输出端,要加上去耦电容(比如0.1μF),旁路电容选值遵循10μF/A的标准。

号端接:高频电路源与目的之间的阻抗匹配非常重要,错误的匹配会带来信号反馈和阻尼振荡。过量地射频能量则 导致EMI问题。

此时,需要考虑采用信号端接。

号端接有以下几种:串联/源端接、并联端接、 端接、Thevenin端接、二极管端接。

于10个输出的小规模集成电路,工作频率≤50MHZ时,至少配接一个0.1uf的滤波电容。

工作频率≥50MHZ时, 个电源引脚配接一个0.1uf的滤波电容。

于中大规模集成电路,每个电源引脚配接一个0.1uf的滤波电容。

对电源引脚冗余量较大的电路也可按输出引脚的 数计算配接电容的个数,每5个输出配接一个0.1uf滤波电容。

无有源器件的区域,每6cm2至少配接一个0.1uf的滤波电容。 于超高频电路,每个电源引脚配接一个1000pf的滤波电容。

对电源引脚冗余量较大的电路也可按输出引脚的个数 算配接电容的个数,每5个输出配接一个1000pf的滤波电容。

频电容应尽可能靠近IC电路的电源引脚处。 5只高频滤波电容至少配接一只一个0.1uf滤波电容。

5只10uf至少配接两只47uf低频的滤波电容。 100cm2范围内,至少配接1只220uf或470uf低频滤波电容。

个模块电源出口周围应至少配置2只220uf或470uf电容,如空间允许,应适当增加电容的配置数量。

冲与变压器隔离准则:脉冲网络和变压器须隔离,变压器只能与去耦脉冲网络连接,且连接线最短。

开关和闭合器的开闭过程中,为防止电弧干扰,可以接入简单的RC网络、电感性网络,并在这些电路中加入一高 、整流器或负载电阻之类,如果还不行,就将输入和载出引线进行屏蔽。

此外,还可以在这些电路中接入穿心电容 耦、滤波电容须按照高频等效电路图来分析其作用。

功能单板电源引进处要采用合适的滤波电路,尽可能同时滤除差模噪声和共模噪声,噪声泄放地与工作地特别是信 地要分开,可考虑使用保护地;集成电路的电源输入端要布置去耦电容,以提高抗干扰能力。

确各单板最高工作频率,对工作频率在160MHz(或200 MHz)以上的器件或部件采取必要的屏蔽措施,以降低 辐射干扰水平和提高抗辐射干扰的能力。